Aunque hay una infinidad de fabricantes de BIOS, lo cierto es que podemos ceñirnos a tres casos, que son las que la mayoría de nosotros encontraremos montadas en nuestras placas base: Award, AMI y Phoenix.


Terminos comunes en la BIOS
Aunque hay una infinidad de fabricantes de BIOS, lo cierto es que podemos ceñirnos a tres casos, que son las que la mayoría de nosotros encontraremos montadas en nuestras placas base: Award, AMI y Phoenix.
La mayoría de estas BIOS tienen las entradas estructuradas en la misma forma:
 
    * Standard CMOS
    * BIOS Features
    * Chipset Features
    * Power Management
    * PNP/PCI Configuration
    * Integrated Peripherals
Lo que sí puede variar, y de hecho, varía bastante, son los valores que se agrupan dentro de  cada una de estas divisiones, tanto en función del fabricante de la BIOS en cuestión, como por el modelo y la actualización a que correspondan. Como os podéis imaginar, la BIOS de un antiguo 386 no tendrá entradas para configurar el BUS AGP, por ejemplo.
Además, hay ciertas diferencias en el modo en que cada fabricante denomina a una entrada, por lo que incluiré, en ciertos casos, varios nombres diferentes, según las denominan los fabricantes.
 
Valores numéricos
16 Bit I/O Recovery Time  Ver más abajo 8/16 Bit I/O Recovery Time.
16 Bit ISA I/O Command WS  En equipos que tiene una velocidad mayor que la de sus dispositivos de entrada y salida (I/O). Si no se indica al sistema un tiempo de espera, para que cada dispositivo tenga oportunidad de responder, creerá que el dispositivo en cuestión ha fallado y no funciona, así que desconectará su petición de entrada/salida. Si todos los dispositivos son modernos y rápidos (que es lo normal en PCs nuevos), hay que fijar el valor en ‘Disabled’, para aumentar la velocidad de transferencia. Si hay dispositivos antiguos, desconectándolo se perderían datos
16 Bit ISA Mem Command WS  Al acceder a la memoria por el bus ISA, el sistema debe frenarse por culpa del bus, que es más lento que el bus de memoria. Este valor  permite adecuar la velocidad de la memoria de dispositivos del bus ISA con la capacidad de lectura y escritura del sistema a esa memoria.
1st/2nd Fast DMA Channel  Permite seleccionar hasta dos canales DMA (acceso directo a memoria) para el tipo F, si es soportado por el dispositivo de entrada/salida de datos que utiliza el canal DMA.
1st/2nd/3rd/4th Available IRQ  Si un dispositivo PCI requiere un servicio de interrupción (IRQ), permite seleccionar manualmente una interrupción sin utilizar para las IRQ de los PCI. ‘NA’ (No Aplicable) indica que la IRQ se asigna a un dispositivo de bus ISA y no está disponible para ningún slot (ranura) PCI.
* 2nd Channel IDE

* IDE Second Channel Control

* PCI IDE 2nd Channel

* PCI Slot IDE 2nd Channel
 Si se instala una tarjeta IDE (ISA o PCI) controladora de discos duros para el canal secundario, selecciona ‘DISABLED’ para evitar conflictos con el canal secundario del CHIPSET de la placa base.
8/16 Bit I/O Recovery Time  El mecanismo de recuperación de las órdenes  de entrada y salida de datos añade ciclos de reloj de bus entre las órdenes de los dispositivos PCI con respecto a las órdenes de los dispositivos ISA, que no llevan ciclos de espera. Esto ocurre porque el bus PCI es mucho más rápido que el bus ISA.
Estos dos campos te permiten añadir tiempo de recuperación (en ciclos de reloj del bus) para las órdenes de entrada y salida de los dispositivos ISA de 8 y 16 bits. En general, cuanto menor es el número mejores son las prestaciones, aunque deben hacerse pruebas con los valores seleccionados.
A
ACPI I/O Device Node  ENABLED permite que un dispositivo compatible con la configuración avanzada de ahorro de energía se comunica a través de la BIOS con el sistema operativo.
AGP Aperture Size (MB)  Selecciona el tamaño de apertura del Puerto de Gráficos Acelerados (AGP). La apertura es una parte del rango de la dirección de memoria PCI dedicada para el espacio de dirección de la memoria gráfica. Hay una página con información interesante sobre AGP
Parece ser que el valor más habitual es 64MB, pero si especificamos una cantidad mayor que la memoria RAM instalada pueden empeorar las prestaciones debido al excesivo uso de la memoria. Probar con cantidades entre el 50% y el 100% de la cantidad de memoria RAM instalada en el equipo.
ALE During Bus Conversion  Dependiendo de la velocidad del equipo, se puede seleccionar una señal SINGLE (una sola) o MULTIPLE (varias) en cada ciclo del bus.
Alt Bit in Tag RAM  Los TAG BITS se usan para determinar el estado de los datos en la memoria caché externa de segundo nivel (L2). Si se úsa el método de caché WRITE-BACK se debe seleccionar 7+1, si no 8+0.
APM BIOS  Seleccionar ENABLED para habilitar las configuraciónes de ahorro de energía de la BIOS.
Assign IRQ for VGA  Si este apartado está DISABLED, la BIOS del equipo no asigna una interrupción (IRQ) a la tarjeta gráfica, ahorrando así una IRQ. Si está ENABLED, la BIOS asigna una IRQ a la tarjeta gráfica, acelerando así la transferencia de datos entre el procesador y la tarjeta gráfica.
Sin embargo, algunas tarjetas gráficas, especialmente si necesitan BUSMASTERING (como la Matrox Mystique) necesitan que esté ENABLED para las características 3D.
Asysc. SRAM Read WS  Selecciona la combinación correcta de ciclos de refresco de lectura de la memoria caché según el diseño de la placa base y las especificaciones de la memoria caché
Asysc. SRAM Write WS  Selecciona la combinación correcta de ciclos de refresco de escritura en la memoria caché según el diseño de la placa base y las especificaciones de la memoria caché.
AT Clock Option  El diseñador de la placa base decide si el reloj del bus AT está sincronizado con el reloj del procesador o si funciona en modo asíncrono.
AT-BUS Clock  Puedes escoger la velocidad del bus AT en fracciones de la velocidad de reloj del procesador, o a la velocidad fija de 7.16 Mhz.
Audio DMA Select  Selecciona un canal de acceso directo a memoria (DMA) para el puerto de audio, cuando la placa base integra la tarjeta de sonido.
Audio I/O Base Address  Selecciona la dirección de entrada/salida de datos para el puerto de audio,cuando la placa base integra la tarjeta de sonido.
Audio IRQ Select  Selecciona una IRQ para el puerto de audio,cuando la placa base integra la tarjeta de sonido.
Auto Clock Control  Si no se habilita el sistema avanzado de ahorro de energía (APM), en caso de escoger ENABLED la BIOS maneja el reloj del procesador de igual modo a como lo haría el sistema avanzado de ahorro de energía.
Auto Configuration  Selecciona los valores óptimos predeterminados de velocidad de memoria RAM para los parámetros del chipset (FX, HX, VX, TX) de la placa base.En caso de estar DISABLED, se vuelve a los valores almacenados cuando se instaló la placa base. Si se escoge ENABLED, ciertos valores de la sección no pueden modificarse. Para modificar estos valores y así obtener el máximo de prestaciones del equipo, se debe deshabilitar (DISABLED) la auto-configuración. En algunos equipos no se puede deshabilitar.
Auto Detect DIMM/PCI Clock  La BIOS detecta el tipo de módulos DIMM y el tipo de dispositivos PCI y ajusta el bus a la frecuencia máxima permitida por estos. DISABLED para los amantes del overclocking.
Auto Suspend Timeout  Despues del periodo de tiempo seleccionado sin actividad, ewl equipo entra automáticamente en modo SUSPEND.
B
Back to Back I/O Delay  Seleccionar ENABLED para insertar tres señales de reloj del bus AT en los ciclos de entrada salida del bus AT en modo BACK-TO-BACK.
Bank 0/1 DRAM Type  El valor de este campo viene determinado por el fabricante de la placa base, dependiendo de si la placa tiene RAM del tipo FAST-PAGE o del tipo EDO.
BIOS PM on AC  Poner en ON si se desea que las características de ahorro de energía de la BIOS permanezcan activas cuando el sistema se conecta a una fuente de alimentación externa.
BIOS PM Timers  Después del periodo de inactividad seleccionado para cada subsistema (video, disco duro, periféricos), el susbsistema entra en modo STANDBY.
Boot Sequence  Los PCs originales de IBM cargaban el sistema operativo DOS desde la unidad A (diskette), por eso los sitemas compatibles están diseñados para buscar un sistema operativo primero en la un idad A, y luego en la unidad C (disco duro). Sin embargo, los ordenadores modernos cargan el sistema operativo desde el disco duro, e incluso de una unidad de CD-Rom, desde una unidad ZIP, una unidad LS-120 o un disco SCSI.
Boot Up Floppy Seek  Cuando está ENABLED, la BIOS busca o testea la unidad de diskettes para determinar si tienen 40 o 80 pistas. Solo los discos de 360Kb tienen 40 pistas. Se recomienda establecer este campo en DISABLED.
Boot Up NumLock Status  Cambiar entre ON y OFF para controlar el estado de la tecla NUMLOCK (Bloq Num) cuando arranca el ordenador. Cuando está ON el teclado numérico genera números en vez de controlar el movimiento del cursor.
Boot Up System Speed  Seleccionar HIGH para arrancar el sistema a la velocidad por defecto del procesador; seleccionar LOW para arrancar a la velocidad del bus AT. Algunos periféricos o viejos juegos pueden requerir una velocidad baja del procesador. Por defecto debe ser HIGH.
Burst Copy-Back Option  Cuando está ENABLED, si una lectura de memoria por parte del procesador da un error de cache, el chipset intentará una segunda lectura.
Burst Write Combining  Cuando está ENABLED, el chipset manda largas ráfagas de datos desde los buffers.
Byte Merge  Este apartado controla la característica de fusión de datos para los ciclos del buffer. Cuando está ENABLED, la controladora comprueba las ocho señales de habilitación del procesador para determinar si los datos leídos por el procesador del bus PCI pueden ser fusionados.
Byte Merge Support  BYTE MERGING retiene los datos de 8 y 16 bits enviados por el procesador al bus PCI en un buffer donde se acumula en datos de 32 bits para una transferencia más rápida. Luego el chipset escribe los datos del buffer al bus PCI cuando lo considera apropiado. PCI PIPELINE y PIPELINING combinan el PIPELINING del procesador o del bus PCI con BYTE MERGING. BYTE MERGING se usa para acelerar los procesos de video.
C
Cache Burst Read  Establece el tiempo necesario (1T, 2T) para que el procesador realice una lectura de la caché en modo ráfaga.
Cache Burst Read Cycle  Establece el tiempo necesario (1CCLK, 2CCLK) para que el procesador realice una lectura de la caché en modo ráfaga
Cache Early Rising  ENABLED aumenta las prestaciones de lectura de la caché
Cache Read Burst  Estos números son los ciclos que usa el procesador para leer datos de la caché. El fabricante de la placa suele establecer los valores dependiendo del tamaño, el tipo y la velocidad de acceso de la caché. Escoger el valor menor y cambiarlo si se producen problemas.
Cache Read Wait States  Selecciona el numero de estados de espera para las señales de salida de datos de la cache. Cuando el valor es 0 WS, CROEA# y CROEB# están activos durante dos ciclos de reloj del procesador; cuando es 1 WS, CROEA# y CROEB# están activos durante tres ciclos de reloj. El número de ciclos de reloj que CROE# permanece activo puede ser mayor. El número se ajusta automáticamente durante los ciclos de escritura de la caché de segundo nivel a la memoria para sincronizarse con la controladora de memoria RAM.
Cache Tag Hit Wait States  Establece el tiempo en estados de espera (0WS, 1WS) para comprobar un acierto de CACHE TAG.
Cache Timing  Si la caché de nivel 2 es de un solo banco escoger FASTER, si es de dos bancos FASTEST. Si no se sabe, probar primero con FASTEST y ver si da errores.
Cache Timing Control  Establece la velocidad para la lectura y la escritura en la caché (de menos a más velocidad: NORMAL, MEDIUM, FAST, TURBO).
* Cache Update Policy

* L1 Cache Policy
 Establece el modo de operación de la caché externa o de segundo nivel(WRITE-BACK, WRITE-THROUGH). WRITE-THROUGH quiere decir que la memoria se actualiza con datos de la caché cada vez que el procesador envía un ciclo de escritura. WRITE-BACK hace que la memoria se actualice sólo en ciertos casos, como pedidos de lectura a la memoria cuyos contenidos están en la caché. WRITE-BACK permite al procesador operar con menos interrupciones, aumentando su eficacia.
Cache Write Burst  Establece los ciclos de reloj exactos utilizados durante la escritura en bloques a la cache. Escoger el valor menor y cambiarlo si se producen problemas.
Cache Write Cycle  Establece el tiempo en ciclos de reloj del procesador (2T, 3T) para la escritura a la caché externa.
Cache Write Policy  Establece el modo de operación de la caché externa o de segundo nivel(WRITE-BACK, WRITE-THROUGH).
Cache Write Timing  Establece el tiempo en estados de espera (0WS, 1WS) para la escritura a la caché externa
Cache Write Wait States  El fabricante de la placa base puede decidir insertar o no un ciclo de espera entre los ciclos de escritura de la caché si lo cree necesario.
Cacheable Range  Especifica el área de memoria caché usada para copiar la BIOS del sistema o la BIOS de un adaptador (e.g. SCSI BIOS), variando de 0-8M a 0-128M.
CAS Address Hold Time  Selecciona el número de ciclos que son necesarios para cambiar la dirección CAS después de iniciar CAS dirigido a una dirección de memoria RAM
CAS Low Time for Write/Read  El número de ciclos de reloj en que se detiene la señal CAS para las lecturas y escrituras de RAM depende de la velocidad de la memoria RAM. No cambiar el valor por defecto especificado por el fabricante.
CAS# Precharge Time  Selecciona el número de ciclos de reloj del procesador asignados para que la señal CAS acumule su carga antes de refrescar la RAM. Si se asigna un tiempo insuficiente, el refresco puede ser incompleto y pueden perderse datos.
CAS# Pulse Width  El diseñador del equipo escoge la dración de una señal CAS
Chipset NA# Asserted  ENABLED permite PIPELINING. De este modo el chipset envía una señal al procesador para una nueva dirección de memoria antes de que se completen las transferencias de datos del ciclo actual. De este modo se mejoran las prestaciones.
Chipset Special Features  Cuando está DISABLED el chipset se comporta como la versión primera del chipset TRITON (430FX), desaprovechando las nuevas funciones
CPU Addr. Pipelining  PIPELINING permite a la controladora del sistema hacer una señal al procesador para una nueva dirección de memoria antes de que todas las transferencias de datos del ciclo actual estén terminadas, dando lugar a una mayor transferencia de datos
CPU Burst Write Assembly  El chipset mantiene cuatro buffers de escritura. Cuando esta opción está ENABLED, el chipset puede mandar largas series de datos desde estos buffers
CPU Core Voltaje  El voltaje debe coincidir con las especificaciones del procesador, o poner el valor en AUTO para que la placa base lo detecte automáticamente. Solo los locos del OVERCLOCKING se atreven a cambiar este valor para conseguir un funcionamiento estable cuando el procesador está funcionando por encima de la velocidad de reloj o de bus recomendada: ¡¡OJO!! Podemos «freír» el procesador.
CPU Fan on Temp High  Cuando el procesador alcanza la temperatura escogida el ventilador del disipador se pone en funcionamiento.
CPU Host/PCI Clock  Lo normal es que esté en DEFAULT, pero se puede escoger una combinación entre el bus del procesador y el bus PCI, teniendo en cuenta que el bus PCI debe ser 33MHz aproximadamente. Es decir 1/2 para 60-75MHz y 1/3 para 95-112MHz. Para forzar a 124, 133, 140 o 150MHz debemos optar por 1/4, si la placa base lo permite. Si un periférico PCI funciona demasiado por encima de los 33MHz, es posible que se produzcan errores, pudiendo llegar a dañar el periférico. Este parámetro tiene gran valor para los amantes del OVERCLOCKING.
CPU Internal Cache /External Cache  La memoria caché es un tipo de memoria adicional mucho más rápido que la memoria RAM. Los procesadores 486 y superiores contienen memoria caché interna, y los ordenadores modernos poseen memoria caché externa. Los datos almacenados en la memoria caché se transfieren mucho más rápido y por ello ambas opciones deben estar ENABLED
CPU L1 Cache /L2 Cache  Igual que el parámetro anterior. L1= internal; L2=external.
CPU L2 Caché ECC Checking  Los procesadores Pentium II a partir de 300MHz y algunas unidades a 266MHz llevan una caché con Código de Corrección de Errores. Si este parámetro está ENABLED, el procesador comprueba con regularidad la integridad de los datos almacenados en la caché de nivel 2. Esto supone un nivel extra de seguridad en los datos (al igual que instalar memoria RAM ECC – típica en ordenadores que vana funcionar como servidores de aplicaciones) pero ralentiza ligeramente el equipo
CPU Line Read  Este campo permite habilitar (ENABLED) o desabilitar (DISABLED) las lecturas de línea completa del procesador
CPU Line Read Multiple  LINE READ quiere decir que el procesador lee una línea completa de la caché. Cuando una línea de la cache esta llena contiene 32 bits de datos. Si la línea está llena, el sistema sabe cuántos datos leerá y no necesita esperar a la señal de fin de datos, y por ello está libre para hacer otras cosas.
Cuando este apartado está ENABLED el sistema puede leer más de una línea completa de caché de cada vez.
CPU Line Read Prefetch  Ver el campo siguiente. Cuando este apartado está ENABLED, el sistema puede adelantar la lectura de la siguiente instrucción e iniciar el siguiente proceso. ENABLED mejora las prestaciones del equipo.
CPU Read Multiple Prefetch  El PREFETCH ocurre cuando durante un proceso (leyendo del bus PCI o de la memoria) el chipset empieza a leer la siguiente instrucción. El chipset tiene cuatro líneas de lectura. Un prefetch múltiple quiere decir que el chipset puede iniciar la lectura de más de una instrucción durante un proceso. ENABLED mejora las prestaciones del equipo
CPU to DRAM Page Mode  Cuando está DISABLED la controladora de memoria cierra la página de memoria después de cada acceso. Cuando está ENABLED, la página de memoria permanece abierta hasta el siguiente acceso a memoria
CPU to PCI Buffer  Cuando está ENABLED, las escrituras del procesador al bus PCI pasan por los buffer, para compensar así la diferencia de velocidad entre el procesador y el bus PCI. Cuando está DISABLED el procesador debe esperar a que se acabe una escritura antes de comenzar otra.
CPU-to-PCI Burst Mem. WR  Este parámetro se encuentra en las placas base con el chipset SIS5597, y cuando está ENABLED el chipset puede enviar ráfagas de datos desde sus buffers a los dispositivos PCI
CPU to PCI Byte Merge  BYTE MERGING permite la fusión de datos en escrituras consecutivas del procesador al bus PCI con la misma dirección de memoria, dentro de la misma localización del buffer de escritura. La colección fusionada de datos es enviada por el bus PCI como un dato simple. Este proceso sólo tiene lugar en el rango compatible VGA(0A0000-0BFFFF).
CPU-to-PCI IDE Posting  Seleccionando ENABLED se optimizan las transferencias del procesador al bus PCI.
CPU to PCI POST/BURST  Los datos del procesador al bus PCI pueden pasar por el buffer o pueden ser enviados a ráfagas. Ambos rasgos (POSTING y BURSTING) mejoran las prestaciones del equipo. Estos son los métodos:
POST/CON.BURST  Posting and conservative bursting
POST/Agg.BURST  Posting and aggressive bursting
NONE/NONE  Neither posting nor bursting
POST/NONE  Posting but not bursting
CPU-to-PCI Write Buffer  Cuando está ENABLED el procesador puede escribir cuatro bloques de datos en el bus PCI sin esperar a que concluya el ciclo PCI. Si está DISABLED, el procesador debe esperar después de cada bloque de datos enviado a que el bus PCI le indique que está listo para recibir más datos. ENABLED acelera los procesos
CPU-to-PCI Write Post  Cuando está ENABLED las escrituras del procesador al bus PCI pasan por el buffer para compensar la menor velocidad del bus PCI frente al procesador. Si está DISABLED, el procesador debe esperar hasta que la escritura de datos se ha completado antes de enviar más datos. ENABLED acelera los procesos
CPU Warning Temperature  Selecciona los límites inferiores y superiores para la temperatura del procesador. Si se sobrepasa uno de los límites, se activará un sistema de aviso.
CPU Write Back Cache  Determina si la caché interna del procesador es de tipo WRITE-BACK (ENABLED) o de tipo WRITE-THROUGH (DISABLED).
CPU/PCI Write Phase  Determina el número de señales del reloj entre las fases de direccionado y escritura de datos entre el procesador y el bus PCI.
CPUFAN Off in Suspend  Cuando está ENABLED el ventilador del procesador se apaga en modo SUSPEND de ahorro de energía
CPU-To-PCI IDE Posting  Seleccionar ENABLED para enviar ciclos de escritura del procesador al bus PCI. Los accesos a los dispositivos IDE son enviados por el procesador a los buffers del bus PCI y así se optimizan los ciclos. ENABLED mejora las prestaciones del equipo
CPU-To-PCI Write Buffer  Cuando está ENABLED el procesador puede escribir hasta cuatro bloques de datos al buffer PCI y no esperar a que acabe cada ciclo PCI. Cuando está DISABLED el procesador debe esperar a que se el bus PCI le indique el final del ciclo de escritura antes de enviar más datos.
CPU-To-PCI Write Post  Cuando está ENABLED las escrituras del procesador al bus PCI pasan por un buffer, para compensar la diferencia de velocidad entre el procesador y el bus PCI. Cuando está DISABLED el procesador debe esperar a que finalice un ciclo de escritura antes de enviar nuevos datos al bus PCI.
CRT Power Down  Cuando está ENABLED la señal del monitor se apaga cuando el sistema entra en modo de ahorro de energía.
Current CPU Temperature  Si su ordenador tiene un sistema de control de temperatura, presenta la temperatura actual del procesador
Current CPUFAN 1/2/3 Speed  Si su ordenador tiene un sistema de control, estos campos presentan la velocidad de hasta tres ventiladores del procesador.
Current System Temperature  Si su ordenador tiene un sistema de control de temperatura, presenta la temperatura actual del sistema
D
Date  La BIOS determina el día de la semana a partir de la información de la fecha (sólo para información).
Mover el cursor hacia la izquierda o la derecha hasta el campo deseado (date, month, year). Pulsar PgUp (RePag) o PgDn (AvPag)para aumentar o disminuir el valor, o escribir el valor deseado.
Day of Month Alarm  Con el chipset SIS5597 escoge una fecha del mes. Si se pone 0, se puede escoger uan alarma semanal.
Daylight Saving  Cuando está ENABLED este parámetro añade una hora cuando comienza el tiempo de ahorro. También resta una hora cuando vuelve el tiempo estándar.
Delay for HDD  Algunos discos duros requieren algún tiempo funcionando para ser identificados correctamente. Este apartado especifica el tiempo que debe esperar la BIOS para intentar identificarlo. Cuando menor es el tiempo más rápido arranca el sistema
Delayed Transaction  El chipset tiene un buffer de escritura de 32 bits para soportar ciclos retardados de transacciones. Seleccionar ENABLED para que esté de acuerdo con la versión 2.1 del bus PCI. ENABLED mejora las prestaciones del equuipo
Dirty pin selection  Cuando se selecciona COMBINE en el campo Tag/Dirty Implement,se puede escoger si el pin DIRTY de datos es para entrada y salida, bidireccional, o solo para entrada de datos.
DMA Clock  Este apartado permite establecer la velocidad del DMA (acceso directo a memoria) a una velocidad igual o mitad de la velocidad de la señal del reloj de sistema (SYSCLK). Establecer una velocidad muy alta puede ser demasiado rápido para algunos componentes.
DMA n Assigned to  Cuando los recursos se controlan manualmente, asignar a cada uno de los canales DMA del sistema uno de los siguientes tipos
Legacy ISA:  Dispositivos que cumplen la especificación original de bus AT, que requieren un canal DMA específico.
PCI/ISA PnP:  Dispositivos que cumplen el estándar PLUG AND PLAY, tanto diseñados para la arquitectura de bus ISA como para el bus PCI.
Doze Mode  Después del tiempo de inactividad seleccionado, el reloj del procesador va más lento aunque el resto de los componentes todavía operan a toda velocidad.
Doze Speed (div by)  Escoge un divisor para reducir la velocidad del procesador a una fracción de su velocidad normal durante el modo DOZE.
Doze Timer  Selecciona el periodo de tiempo para que el reloj del procesador vaya más lento aunque el resto de los componentes todavía operen a toda velocidad
Doze Timer Select  Selecciona el periodo de inactividad del sistema tras el cual el sistema entra en modo DOZE.
DRAM Auto Configuration  Cuando está ENABLED, los valores de velocidad (timings) de memoria se escogen de acuerdo con los valores preestablecidos por el fabricante según el tipo de memoria. Cuando está DISABLED, podemos establecer los valores manualmente en los campos que aparecen debajo.
DRAM Data Integrity Mode  Selecciona el modo de correción (paridad- PARITY, o código de corrección de errores – ECC) de acuerdo con el tipo de memoria RAM instalada.
* DRAM ECC/PARITY Select

* Memory Parity/ECC Check
 Establecer esta opción de acuerdo con el tipo de memoria RAM instalada en el equipo: PARIDAD o ECC. En modo AUTO la BIOS habilita el chequeo automático si existe memoria con paridad o de tipo ECC (error correcting code).
DRAM Enhanced Paging  Cuando está ENABLED, una página de memoria RAM permanece abierta hasta que se produce un fallo de página o de fila. Cuando está DISABLED, el chipset usa información adicional para mantener la página abierta.
DRAM Fast Leadoff  Seleccionar ENABLED para acortar los ciclos de salida de datos y optimizar las prestaciones.
DRAM Last Write to CAS#  Seleccionar el número de ciclos transcurridos entre la última señal de datos y la asignación de CAS#. Este periodo es el tiempo establecido para la señal CAS.
DRAM Leadoff Timing  Seleccionar la combinación de ciclos del procesador que requiere el tipo de memoria instalada en el ordenador antes de cada lectura o escritura en memoria. A menor número mayor velocidad, pero aumentar el valor si se producen frecuentes errores de memoria.
DRAM Page Idle Timer  Selecciona la cantidad de tiempo en ciclos de reloj que la controladora de memoria espera para cerrar una página de memoria después de que el procesador está inactivo.
DRAM Page Open Policy  Cuando está DISABLED, el registro de página abierta se limpia y se cierra la página correspondiente de memoria. Cuando está ENABLED, la página permanece abierta, incluso cuando no hay peticiones.
DRAM Posted Write  Ver a continuación DRAM Posted Write Buffer.
DRAM Posted Write Buffer  El chipset mantiene su propio buffer interno para las escrituras de memoria. Cuando el buffer está ENABLED, los ciclos de escritura del procesador a memoria RAM se envían al buffer, de modo que el procesador puede empezar un nuevo ciclo antes de que la memoria finalice el ciclo anterior.
DRAM R/W Leadoff Timing  Selecciona la combinación de ciclos de reloj que requiere la memoria RAM instalada en el sistema antes de cada lectura o escritura en memoria. Cambiar el valor determinado por el fabricante para la memoria RAM instalada puede causar errores de memoria.
DRAM RAS Only Refresh  En refresco alternativo a CAS-BEFORE-RAS. Debe estar DISABLED a menos que la memoria RAM del sistema requiera este método más antiguo de refresco de memoria.
DRAM RAS# Precharge Time  Seleccionar el número de ciclos de reloj asignados a la señal RAS# (ROW ADDRESS STROBE)para acumular su carga antes de que se refresque la memoria. Si se establece poco tiempo, el refresco puede ser incompleto y se pueden perder datos.
DRAM RAS# Pulse Width  El fabricante del equipo debe seleccionar el número de ciclos de reloj permitido para el refresco de RAS, de acuerdo con las especificaciones de la memoria RAM.
DRAM Read Burst (B/E/F)  Selecciona los tiempos para las lecturas a ráfagas de la memoria RAM. Cuanto menores son los números, más rápido se comunica el sistema con la memoria.
DRAM Read Burst (EDO/FPM)  Establece los tiempos para lecturas desde memoria EDO (EXTENDED DATA OUTPUT) o memoria FPM (FAST PAGE MODE). Cuanto menores son los números, más rápido se comunica el sistema con la memoria. Si se seleccionan unos números menores de los que soporta la memoria RAM instalada, pueden producirse errores de memoria. Cuando los valores son dobles, e.g. x222/x333, el primer valor corresponde a la memoria de tipo EDO y el segundo a la memoria de tipo FPM.
DRAM Read Prefetch Buffer  Cada vez que se hace una petición de acceso a memoria, se realiza la cuenta atrás de un número de ciclos de reloj preprogramados. Cuando la cuenta llega a cero,si el número de buffers llenados es igual o superioor que un valor de umbral determinado, la petición de acceso a memoria se convierte en prioritaria. Este mecanismo se usa para controlar la latencia del acceso a memoria. ENABLED mejora las prestaciones del equipo.
DRAM Read Wait State  Estos números son el esquema de ciclos de reloj que usa el procesador para leer datos de la memoria principal. El fabricante de la placa base debe escoger la combinación adecuada, dependiendo del tamaño y la velocidad de la memoria RAM. Escoger el valor más bajo posible, pero si se producen errores frecuentes, ir aumentando el valor poco a poco.
DRAM Read/Write Timing  El diseñador de tus sistema debería seleccionar los tiempos que usa el sistema al leer o escribir en la memoria RAM. Escoger el valor más bajo posible, pero si se producen errores frecuentes, ir aumentando el valor poco a poco.
DRAM Read-Around-Write  Es un valor de optimización de la memoria RAM: si una lectura de memoria es dirigida a una posición cuya ultima escritura está en un buffer antes de ser escrita a memoria, la lectura se hace con el contenido del buffer, y la lectura no es enviada a memoria.
DRAM Refresh Period  Seleccionar el periodo necesario para refrescar la RAM de acuerdo con las especificaciones del tipo, marca y modelo de memoria. En general, a mayor tiempo mejores prestaciones.
DRAM Refresh Queue  ENABLED permite situar uno tras otro hasta cuatro peticiones de refresco de memoria, de modo que la RAM se refresque a intervalos óptimos. DISABLED hace todas las peticiones de refresco prioritarias. De todos modos, esto depende de si la RAM instalada soporta esta característica; la mayoría lo hacen.
DRAM Refresh Rate  Selecciona el periodo mecesario para refrescar la RAM de acuerdo con las especificaciones del tipo, marca y modelo de memoria. En general, a mayor tiempo mejores prestaciones
DRAM Refresh Stagger By  Seleccionar el númro de ciclos de reloj (0-7) entre los refrescos de filas de memoria, según la distribución de memoria. Escogiendo 0, se refrescan todas las filas a la vez.
DRAM Slow Refresh  El refresco de memoria RAM por defecto ocurre cada 15 µs. Una tarjeta de 16 bit con capacidad bus master puede activar el refresco. Seleccionando un periodo lento de refresco en este apartado especifica la frecuencia de la petición de refresco de una tarjeta ISA.
DRAM Speculative Leadoff  Una petición de lectura del procesador a la controladora de memoria RAM incluye la dirección de memoria de los datos deseados. Cuando está ENABLED, este parámetro permite a la controladora de memoria pasar a memoria el comando de lectura antes de haber descodificado totalmente la dirección de memoria, acelerando así el proceso de lectura.
DRAM Speed Selection  El valor de este campo debe corresponder a la velocidad de la memoria RAM instalada en el equipo. NO cambiar los valores por defecto de este campo que han sido determinados por el fabricante de la placa para la RAM instalada. Este valor es la velocidad de acceso, por tanto un valor menor implica un equipo más rápido.
DRAM Timing  El valor de este parámetro depende de la velocidad de los chips de memoria RAM instalada. Para aumentar las prestaciones del sistema, se puede escoger 60ns (nanosegundos) en caso de tener instalada en el sistema memoria RAM de tipo EDO o memoria de tipo FPM (Fast Page Mode) de 60ns. Si se producen errores de memoria o el sistema se cuelga con cierta frecuencia, se debe escoger 70ns.
DRAM Timing Control  Esto permite al usuario establecer los ciclos de reloj del sistema al leer o escribir a memoria.
DRAM to PCI RSLP  Cuando está ENABLED, the chipset permite el adelanto de dos líneas de datos de la memoria del sistema al bus PCI
DRAM Write Burst (B/E/F)
DRAM Write Burst Timing  Establece los ciclos de reloj para las escrituras a memoria RAM en modo ráfaga. A menor número, más rápido se comunica el sistema con la memoria. Seleccionar ciclos de reloj menores que los que soporta la memoria RAM instalada da lugar a errores de memoria.
DRAM Write Wait State  El diseñador de la placa base puede decidir insertar un estado de espera en el ciclo de escritura de memoria, si es necesario.
DREQ6 PIN as  Este apartado permite al fabricante de la placa base invocar una rutina de ahorro de energía por software usando la señal DREQ6. Seleccionar SUSPEND SW sólo si la placa base soporta esta característica
Drive A
Drive B  Selecciona las especificaciones correctas para la unidad de diskette instalada en el equipo
None  Sin disketera
360K, 5.25 in  Disketera de 51/4 de baja densidad; 360k de capacidad
1.2M, 5.25 in  Disketera de 51/4 de alta densidad; 1.2 megabyte de capacidad
720K, 3.5 in  Disketera de 31/2 de doble cara; 720k de capacidad
1.44M, 3.5 in  Disketera de 31/2 de doble cara; 1.44 megabyte de capacidad
2.88M, 3.5 in  Disketera de 31/2 de doble cara; 2.88 megabyte de capacidad
Drive NA before BRDY  Cuando está ENABLED, la señal NA tiene lugar un ciclo de reloj antes de la última BRDY# de cada ciclo para los ciclos de lectura/escritura, generando así una ADS# en el ciclo siguiente después de la BRDY#, eliminando un ciclo muerto.
DRQ Detection  Cuando está ENABLED, cualquier actividad en una línea de señal DRQ despierta el sistema o pone a cero el temporizador de inactividad
Duplex Select  Este parámetro aparece en un modo de puerto de infrarrojos. El modo FULL DUPLEX permite la transmisión simultánea en ambas direcciones. El modo HALF DUPLEX permite la transmisión en una dirección de cada vez. Hay que seleccionar el valor requerido por el dispositivo de infrarrojos conectado al puerto de infrarrojos.
E
ECP Mode Use DMA  Selecciona un canal DMA (acceso directo a memoria) para el puerto.
EDO CASx# MA Wait State  Sólo para memoria EDO. Esto permite al fabricante insertar un estado de espera adicional para el refresco de las columnas de memoria. Este valor debe dejarse como está y si se canbia observar si se producen errores de memoria y volver al valor original
EDO Back-to-Back Timing  En las placas con chipset SIS5571, de acurdo con las especificaciones de memoria podemos escoger el número de ciclos entre los accesos de ida y de retorno.
EDO DRAM Read Burst  Establece los ciclos de reloj para las lecturas de la memoria RAM en modo ráfaga. Cuanto menor es el número, más rápidamente el sistema se comunica con la memoria. Este parámetro se aplica solamente en caso de que el sistema tenga instalada memoria RAM de tipo EDO.
EDO DRAM Speed Selection  El valor de este campo debe corresponder a la velocidad de la memoria RAM instalada en el equipo. NO cambiar los valores por defecto de este campo que han sido determinados por el fabricante de la placa para la RAM instalada. Este valor es la velocidad de acceso, por tanto un valor menor implica un equipo más rápido.
EDO DRAM Write Burst  Establece los ciclos de reloj para las escrituras en la memoria RAM en modo ráfaga. Cuanto menor es el número, más rápidamente el sistema se comunica con la memoria. Este parámetro se aplica solamente en caso de que el sistema tenga instalada memoria RAm de tipo EDO.
EDO RAS# Precharge Time  El tiempo de precarga es el número de ciclos que se necesitan para que la RAS acumule su carga antes de que se produzca un refresco de memoria. Si el tiempo asignado es insuficiente, el refresco puede ser incompleto y la memoria RAM puede fallar al retener los datos. Este parámetro se aplica solamente en caso de que el sistema tenga instalada memoria RAM de tipo EDO.
EDO RAS# to CAS# Delay  Este parámetro se aplica solamente en caso de que el sistema tenga instalada memoria RAM de tipo EDO. Permite insertar un retraso en los ciclos entre las señales CAS y RAS, usado cuando se lee, se escribe o se refresca la memoria. DISABLED aumenta las prestaciones; ENABLED da mayor estabilidad al sistema.
EDO es la abreviatura de Extended Data Output. La memoria RAM de tipo EDO es más rápida que la memoria convencional si la controladora de memoria cache del sistema soporta el modo de transferencias a ráfagas. A diferencia de la memoria RAM convencional, que sólo permite que se lea un byte de cada vez, la memoria EDO permite copiar un bloque entero de memoria a su caché interna. Mientras el procesador está accediendo a esta cache, la memoria puede recibir un nuevo bloque para enviar.
EDO Read WS  Selecciona la combinación correcta de ciclos de reloj de acuerdo con el diseño de la placa base y las especificaciones de la memoria EDO.
Enhanced Memory Write  Este parámetro que mejora la escritura en memoria debe estar DISABLED si la caché es de 512Kb y ENABLED si es mayor.
Enhanced Page Mode  Seleccionar ENABLED o DISABLED de acuerdo con las especificaciones de la memoria RAM instalada. ENABLED acelera el equipo.
EPP Version  Selecciona el puerto EPP de tipo 1.7 o 1.9.
Extended CPU-PIIX4 PHLDA#  Cuando está ENABLED, el sistema añade una señal de reloj a la longitud de tiempo que la señal PHLDA# está activa bajo dos condiciones:
      Durante la fase de direccionamiento al comienzo de la transacción de lectura/escritura del bus PCI.
      
      Después de la fase de direccionamiento de un ciclo de bloqueo del procesador.
Cuando este parámetro está ENABLED, el parámetro Passive Release y el parámetro Delayed Transaction deben estar también ENABLED.
Extended Read-Around-Write  Cuando está ENABLED, las lecturas pueden ignorar las escrituras en los componentes del interfaz de memoria 82450GX, si las direcciones no coinciden.
External Cache  La memoria cache es una memoria adicional que es mucho más rápida que la memoria RAM convencional. La mayoría, aunque no todos, los ordenadores modernos tienen memoria caché externa. Cuando el procesador solicita datos, el sistema transfiere los datos de la memoria RAM a la memoria cache, para un acceso más rápido desde el procesador.
F
Fast AT Cycle  Seleccionar ENABLED para acortar los ciclos del bus AT en una señal del reloj AT.
Fast Back-to-Back  Cuando está ENABLED, los ciclos de escritura consecutivos dirigidos al mismo esclavo se convierten en back-to-back rápidos en el bus PCI.
Fast DRAM Refresh  La controladora de memoria caché ofrece dos modos de refresco, NORMAL y HIDDEN. En ambos modos, CAS se produce antes que RAS, pero el modo normal requiere un ciclo del procesador para cada uno. Por otra parte, se elimina un ciclo seleccionando HIDDEN para el refresco CAS. El modo HIDDEN no sólo es más rápido y más eficiente, sino que también permite al procesador mantener el status de la cache incluso si el sistema entra en el modo SUSPEND de ahorro de energía.
Fast EDO Leadoff  Seleccionar ENABLED solamente para memoria RAM de tipo EDO con caché de tipo síncrono o en un sistema sin memoria caché.Seleccionar DISABLED si cualquiera de los bancos de memoria contiene memoria RAM de tipo FPM (Fast Page Mode). ENABLED aumenta las prestaciones.
Fast EDO Path Select  Cuando está ENABLED, se selecciona un camino rápido para los ciclos de lectura de procesador a memoria RAM, siempre que el sistema tenga instalada memoria EDO. Este valor debe estar DISABLED si la velocidad deleccionada en el valor EDO DRAM READ BURST es x333 o x444
Fast MA to RAS# Delay [CLK]  Los valores de este parámetro vienen dados por el fabricante de la placa base, dependiendo del tipo de memoria RAM instalada. No cambiar a menos que se cambie la memoria por una distinta con otras especificaciones o se cambie el procesador.
Fast RAS to CAS Delay  Cuando se refresca la memoria RAM, las filas y columnas lo hacen independientemente. Este apartado permite determinar los ciclos de reloj de la transición de RAS a CAS. Escoger el valor más bajo, pero observar si se producen errores, pues no todas las memorias soportan un valor bajo.
FDD Detection  Cuando está ENABLED, cualquier actividad de la disketera anula el modo de ahorro de energía y pone a cero el temporizador de inactividad.
Floppy 3 Mode Support  Cuando está ENABLED, la BIOS soporta un tipo de disketera que lee disketes de 720Kb, 1.2 Kb y 1.44 Kb.
G
Gate A20 Option  La puerta A20 se refiere a como el sistema se comunica con la memoria por encima de 1MB (memoria extendida). Cuando se selecciona FAST, el chipset del sistema controla la puerta A20. Cuando se selecciona NORMAL, la controladora de teclado controla la puerta A20. Seleccionando FAST, la velocidad del sistema mejora, especialmente en OS/2 y WINDOWS.
Global Standby Timerv  Después del periodo de tiempo seleccionado para todo el equipo, el equipo entra en modo de ahorro de energía STAND-BY.
Global Suspend Timer  Después del periodo de tiempo seleccionado para todo el equipo, el equipo entra en modo de ahorro de energía SUSPEND.
Graphic Posted Write Buff  El chipset mantiene su propio buffer interno para las escrituras a la memoria de la tarjeta gráfica. Cuando el buffer está ENABLED, las escrituras del procesador van a buffer, de modo que el procesador puede comenzar otro ciclo de escritura antes de que la memoria gráfica finalice su ciclo.
Guaranteed Access Time  Cuando está ENABLED, los dispositivos ISA tienen reservado un tiempo de acceso antes de dar el control al bus PCI. Si está DISABLED el bus PCI recupera el control inmediatamente
H
Halt On  Durante el auto chequeo al encender el ordenador (POST), la BIOS se detiene si detecta algún error de hardware. Se puede indicar a la BIOS que ignore ciertos errores y continúe el proceso de arranque. Estas son las posibilidades:
No errors  No para en ningún error
All errors  Si se detecta algún error, se detiene el arranque y se pide que se corrija el error.v
All, But Keyboard  Se detiene en todos los errores excepto el de teclado
All, But Diskette  Se detiene en todos los errores excepto el de disketera
All, But Disk/Key  Se detiene en todos los errores excepto el de teclado o disco.
Hard Disks  Explicación de las especificaciones de disco duro:
    * Type: La BIOS contiene una tabla de tipos predefinidos. Si no coincide ninguna serie de valores, escoger USER.
    * Size: Capacidad aproximada del disco. Este tamaño suele ser ligeramente mayor que la capacidad una vez formateado el disco.
    * Cyls: Número de cilindros
    * Head: Número de cabezas
    * Precomp: Cilindro de precompensación de escritura. Este parámentro no tiene valor en los discos modernos.
    * Landz: Zona de parada. Sólo para discos antiguos sin auto-aparcamiento
    * Sector: Número de sectores
    * Mode: Auto, Normal, Large, o LBA
          o Auto: La BIOS detecta automáticamente el modo óptimo.
          o Normal: El número máximo de cilindros, cabezas y sectores soportado es 1024, 16, y 63.
          o Large: Discos que no soportan modo LBA y tienen más de 1024 cilindros. Sólo unos pocos discos duros soportan este modo.
          o LBA (Logical Block Addressing): Durante los accesos a disco, la controladora IDE transforma la dirección de datos marcada por el número de sector, cabeza y cilindro en una dirección de bloque física, mejorando sensiblemente la tasa de transferencia de datos. Sólo para discos de más de 1024 cilindros.
 
HDD Detection  Cuando está ENABLED, cualquier actividad del disco duro anula el modo de ahorro de energía o pone a cero el temporizador de inactividad.
HDD Off After  Después del tiempo seleccionado de inactividad, el disco duro se apaga pero los otros dispositivos no. Si se selecciona SUSPEND el disco duro se apaga inmediatamente
HDD Power Down  Después del tiempo seleccionado de inactividad, el disco duro se apaga pero los otros dispositivos no
HDD Standby Timer  Después del tiempo seleccionado de inactividad, el disco duro se apaga. El tiempo es independiente de los otros seleccionados para otros dispositivos
Hidden Refresh  Cuando está DISABLED, la memoria RAM se refresca en el modo IBM AT, usando ciclos de reloj del procesador para cada refresco. Cuando está ENABLED, la controladora de memoria busca el momento más oportuno para el refresco, independientemente de los ciclos del procesador, no afectando a la actividad del sistema ni a las prestaciones. ENABLED es más rápido y más eficiente, y permite al procesador mantener el estado de la memoria RAM incluso en modo de ahorro de energía.
Host-to-PCI Bridge Retry  Cuando está ENABLED, la controladora de periféricos (PIIX4) reintenta, sin iniciar una transferencia retardada, los ciclos PCI nonLOCK# iniciados por el procesador. No debe haber transferencias retardadas a la controladora pendientes y debe estar activo PASSIVE RELEASE. Cuando este valor está ENABLED, el valor Passive Release y el valor Delayed Transaction deben estar ENABLED.
Hot Key Power Off  Con el chipset SIS5597, se debe poner ENABLED cuando existe un botón diferenciado para el apagado del equipo y otro para ponerlo en modo ahorro.
I
IDE 32-bit Transfer Mode  El interfaz IDE de la controladora integrada de periféricos soporta transferencias de 32 bits. Seleccionar ENABLED sólo si los discos duros instalados soportan transferencias de 32 bits.
IDE Buffer for DOS & Win  Seleccionar ENABLED para aumentar la transferencia hacia y desde los dispositivos IDE usando los buffers IDE para lectura anticipada y escritura retrasada. El uso de buffers puede hacer a los discos duros lentos aún más lentos. Si se tienen dudas, se deben hacer pruebas para comprobar el valor que ofrece mayores prestaciones e integridad de datos.
IDE Burst Mode  Seleccionar ENABLED para reducir los tiempos de espera entre cada cilco de lectura/escritura en el disco. Easto puede provocar probelmas enc iertos equipos que no soportan tanta rapidez, por lo que si se producen errores de lectura o escritura a disco, debemos dejarlo en DISABLED.
IDE Data Port Post Mode  Seleccionar ENABLED para acelerar los procesos de lectura y escritura a disco, aunque puede dar errores con equipos que no soporten el aumento de prestaciones. Si se producen errores de disco, dejar en DISABLED.
IDE HDD Block Mode  También se llama BLOCK TRANSFER, comandos múltiples y lectura/escritura de múltiples sectores. Si el disco duro soporta el modo transferencia en bloques (BLOCK MODE), aunque la mayoría de los discos nuevos lo soportan, seleccionar ENABLED para una detección automática del número óptimo de lecturas/escrituras en bloque por cada sector que el disco duro soporta.
IDE Prefetch Mode  Los interfaces IDE integrados en la placa base soportan busqueda adelantada (PREFETCHING) para un acceso más rápido al disco duro. Si se instala una tarjeta controladora IDE primaria y/o secundaria, seleccionar DISABLED en caso de no soportar este modo. ENABLED mejora las prestaciones del equipo.
IDE Primary/ Secondary Master/Slave PIO  Los cuatro apartados para la entrada/salida programada de datos (PIO)permiten seleccionar el modo PIO (0-4) para cada uno de los cuatro dispositivos IDE. A mayor número mayor velocidad. En modo AUTO, el sistema detecta automáticamente el mejor modo para cada dispositivo IDE.
IDE Primary/ Secondary Master/Slave UDMA  UDMA (Ultra DMA) es un protocolo de transferencia DMA (acceso directo a memoria) que permite transferencias de datos de hasta 33 MB/s en ráfagas. Seleccionando AUTO en los cuatro apartados, el sistema detecta automáticamente la tasa de transferencia óptima para cada dispositivo IDE.
IDE Second Channel Control  El chipset soporta dos canales IDE. seleccionar ENABLED para habilitar el segundo canal IDE para conectar dispositivos, y seleccionar DISABLED para liberar la IRQ15 si no se tienen ningún dispositivo IDE instalado en el segundo canal o si se instala en el equipo una tarjeta con una controladora secundaria.
In Order Queue Depth  Seleccionar 8 para permitir acumular hasta 8 transacciones sucesivas de datos.
IN0-IN6 (V)  Estos apartados permiten mostrar el voltaje de hasta 7 lineas de entrada, si el ordenador tiene un sistema de monitorización.
Inactive Timer Select  Seleccionar el periodo de inactividad del sistema para que este entre en modo inactivo. Siempre debe ser superior al tiempo para modo STANDBY
InfraRed Duplex Type  Seleccionar el valor requerido por el dispositivo de infrarrojos conectado al equipo.FULL-DUPLEX permite la transmisión simultánea en ambas direcciones. HALF-DUPLEX permite la transmisión en una dirección de cada vez. Si no hay instalado un puerto de infrarrojos, seleccionar DISABLED.
Internal PCI/IDE  El chipset integra un interfaz IDE que soporta dos canales IDE, uno primario (IRQ14) y uno secundario (IRQ15). Cada canal IDe soporta dos dispositivos IDE conectados. SDe debe seleccionar PRIMARY, SECONDARY o BOTH (los dos) dependiendo del número y la colocación de los dispositivos IDE instalados
* IR Duplex Mode

* UART 1/2 Duplex Mode
 Seleccionar el valor requerido por el dispositivo de infrarrojos conectado al equipo. FULL-DUPLEX permite la transmisión simultánea en ambas direcciones. HALF-DUPLEX permite la transmisión en una dirección de cada vez. Si no hay instalado un puerto de infrarrojos, seleccionar DISABLED
IRQ n Assigned to  Cuando se controlan manualmente los recursos, asignar cada IRQ (petición de interrupción) como uno de los siguientes tipos, dependiendo del dispositivo que use dicha interrupción:
Legacy ISA:  Dispositivos compatibles con la especificación de bus original PC AT, que requieren una interrupción específica.
PCI/ISA PnP:  Dispositivos compatibles con el estándar Plug and Play, tanto de arquitectura ISA como PCI.
IRQ8 Break Suspend  Se puede habilitar o deshabilitar la monitorización de la IRQ8 (Real Time Clock – Reloj en tiempo real) para que no anule el modo SUSPEND de ahorro de energía.
IRQ8 Clock Event..  Se puede habilitar o deshabilitar la monitorización de la IRQ8 (Real Time Clock – Reloj en tiempo real) para que no anule el modo de ahorro de energía
IRQn Detection  Cuando está ENABLED, cualquier actividad en la IRQ seleccionada anula el modo de ahorro de energía o pone a cero el temporizador de inactividad
IRRX Mode Select  Este apartado sólo aparece cuando se selecciona para la UART2 (puerto COM2) el modo de infrarrojos (IrDA) modo 1.1. No debe modificarse en cvaso de venir seleccionado de fábrica. En caso de añadirse o cambiarse el dispositivo de infrarrojos, debe leerse la documentación del dispositivo.
ISA Bus Clock  Se puede establecer la velocidad del bus AT a un tercio o un cuarto de la velocidad de reloj del procesador.
ISA Bus Clock Option
ISA Bus Clock Frequency  La velocidad de reloj del bus ISA es la velocidad a la cual el procesador se comunica con el bus AT (bus de expansión). La velocidad se mide como una fracción del PCICLKI ( la señal de ciclo de reloj del bus PCI). Si un periférico tiene problemas de velocidad, se debe experimentar con un valor más bajo (de PCICLKI/3 a PCICLKI/4).
ISA Clock  Se puede establecer la velocidad del bus AT a un tercio o un cuarto de la velocidad de reloj del procesador.
ISA I/O Recovery  El procesador y el bus PCI y VESA son mucho más rápidos que el bus ISA. ENABLED proporciona un tiempo adicional a los dispositivos de entrada/salida para responder al sistema. Si no, se pueden perder datos. DISABLED puede acelerar los procesos si todos los dispositivos ISA soportan FAST I/O (entrada/salida rápida de datos).
ISA Line Buffer  El puente PCI a ISA tiene un buffer en línea bidireccional para las lecturas y escrituras de memoria al bus PCI desde el bus ISA o en el modo DMA. Cuando está ENABLED, el bus ISA o el modo DMA pueden adelantar una búsqueda de un ciclo de lectura en el buffer en línea.
J
Joystick Function  Seleccionar ENABLED si el equipo tiene conectado un joystick.
K
KBC input clock  El fabricante debe seleccionar la frecuencia correcta para el reloj controlador del teclado. No cambiar este valor.
Keyboard Controller Clock  La velocidad del reloj controlador del teclado es la velocidad a la cual el procesador se comunica con la controladora del teclado. Dependiendo de la controladora de teclado instalada, la velocidad puede fijarse en 7.16MHz o ser una fracción del (PCICLKI), la señal del ciclo de reloj del bus PCI.
Keyboard Emulation  Cuando está ENABLED, se habilitan la puerta A20 y la emulación de reseteo por software para una controladora de teclado externa. Este campo debe coincidir con la opción seleccionada en GATE A20 OPTION (FAST=ENABLED, NORMAL=DISABLED).
Keyboard Resume  Cuando está DISABLED, la actividad del teclado no hace despertar el equipo del modo ahorro.
L
L1 Cache Policy  Se puede escoger entre WRITE-THROUGH (WT) y WRITE-BACK (WB). WRITE-THROUGH hace que la memoria se actualice con datos de la caché cada vez que el procesador lleva a cabo un ciclo de escritura. WRITE-BACK hace que la memeira se actualice solamente cuando se solicitan a la memoria datos que están en la caché. El modo WRITE-BACK mejora la eficacia del procesador y causa menos interrupciones, mejorando las prestaciones.
L1/L2 Cache Update Mode  Se puede escoger entre WRITE-THROUGH (WT) y WRITE-BACK (WB). WRITEBACK es un poco más rápida que WRITE THROUGH
L2 Cache Cacheable Size  Seleccionar 512 solamente si la memoria RAM del equipo es mayor de 64MB.
L2 Cache Write Policy  Además del modo WRITE-BACK y WRITE-THROUGH, la cache de segundo nivel también puede ser ADAPTIVE WB1 y ADAPTIVE WB2. Ambos modos adaptivos de WRITE-BACK intentan reducir las desventajas de los dos sistemas anteriores. El fabricante debe seleccionar el modo óptimo de acuerdo con las especificaciones de la memoria caché instalada.
L2 (WB) Tag Bit Length  Se utiliza esta opción para poner la memoria caché en modo WRITE-BACK. Cuando se seleccciona 7 bits se pone en modo WRITE-BACK. Cuando se selecciona 8 bits se pone en modo WRITE-THROUGH. Esta opción no siempre aparece en la BIOS.
L2 to PCI Read Buffer  El chipset mantiene su propio buffer interno para las escrituras de la cache externa al bus PCI. Cuando el buffer esta ENABLED, los ciclos de escritura de la caché externa al bus PCI son enviadas al buffer, de este modo cada dispositivo puede completar sus ciclos sin esperar por el otro.
LCD&CRT  Selecciona el dispositivo de video:
LCD  Pantalla de cristal líquido para portatil
CRT  Monitor auxiliar
AUTO  La BIOS autodetecta el dispositivo en uso (este modo permite cambiar entre dispositivos).
LCD&CRT  Mostrar en ambos dispositivos
LDEV Detection  Cuando está ENABLED, cualquier actividad de la línea de señal LDEV anula el modo de ahorro de energía o pone a cero el temporizador de inactividad
Linear Merge  Cuando está ENABLED, solamente las direcciones lineales consecutivas pueden ser fusionadas
Local Memory 15-16M  Para aumentar las prestaciones, el sistema puede situar la memoria de un dispositivo más lento (normalmente conectado al bus ISA) en una memoria de bus local mucho más rápida. Esto se hace reservando memoria de bus local y transfiriendo el punto de comienzo de la memoria del dispositivo a la memoria de bus local. Usar este apartado para habilitar o desabilitar esta característica. Por defecto está ENABLED.
LREQ Detection  Cuando Está ENABLED, cualquier actividad en la línea de la señal LREQ anula el modo de ahorro de energía o pone a cero el temporizador de inactividad.
M
M1 Linear Burst Mode  Seleccionar ENABLED si el equipo tiene un procesador CYRIX M1
MA Additional Wait State  Seleccionando ENABLED se inserta un estado de espera adicional antes del comienzo de una lectura de memoria. Este apartado depende del diseño de la placa base. No cambiar el valor original a menos que se produzcan errores de direccionamiento de memoria (MEMORY ADDRESS ERROR)
Master Mode Byte Swap  Seleccionar ENABLED o DISABLED
Master Retry Timer  Establece cuántas señales del reloj PCI el procesador intenta un ciclo PCI antes de que el ciclo se da por terminado.
Mem. Drive Str. (MA/RAS)  (Memory Address Drive Strength) Este valor controla la fuerza de los buffers de salida de información de MA y BA1 (primer valor) y SRASx#, SCASx#, MWEx#, y CKEx (segundo valor).
Memory  No se puede cambiar ningún valor. Sólo es para información.
Base Memory  640 KB. Llamada memoria convencional. Usada por el sistema operativo y las aplicaciones convencionales.
Extended Memory  Por encima del límite de 1MB.
Other Memory  Entre 640 KB y 1 MB; llamada High memory. El sistema operativo puede cargar programas residentes, como drivers de dispositivos, en esta área para liberar la memoria convencionalLas líneas del CONFIG.SYS que empiezan con LOADHIGH se cargan en esta área de memoria.
Memory Hole at 15M Addr.  Se puede reservar esta área de la memoria del sistema para la memoria ROM de tarjetas ISA. Si se reserva, no se puede utilizar como cache. Ver el manual de los dispositivos por si la necesitan .
Memory Hole at 15M-16M  Se puede reservar esta área de la memoria del sistema para la memoria ROM de tarjetas ISA. Si se reserva, no se puede utilizar como caché. Ver el manual de los dispositivos por si la necesitan .
Memory Parity Check  Seleccionar ENABLED si los chips de memoria RAM del equipo soportan paridad.
MODEM Use IRQ  Especifica la IRQ asignada al modem, si lo hay.
Monitor Event in Full On Mode  En ON MODE, el temporizador de ahorro de energía STANDBY empieza a contar si no se detecta actividad y ha transcurrido el periodo de tiempo especificado.
Al habilitar (ENABLED) la monitorización de un dispositivo, la actividad de éste anula.
Al deshabilitar (DISABLED) la monitorización de un dispositivo, la actividad de éste no anula el modo de ahorro de energía.
MPS Version Control for OS  La BIOS soporta las versiones 1.1 y 1.4 de las especificaciones de multiprocesador Intel. Seleccionar la versión que soporta el sistema operativo instalado en el equipo.
MPU-401 Configuration  Seleccionar ENABLED para configurar el interfaz MPU-401.
MPU-401 I/O Base Address  Selecciona una dirección base de entrada/salida para el interfaz MPU-401.
N
Ñ
O
Onboard Audio Chip  Seleccionar ENABLED para usar las capacidades de audio de la placa base
Onboard FDC Controller  Seleccionar ENABLED si el sistema tiene una controladora de diskete en placa base y quiere usarse. Si el equipo no tiene disketera o quiere usarse una disketera externa, seleccionar DISABLED.
* Onboard IDE Controller

* On-Chip IDE Controller

*On-Chip PCI IDE

* PCI IDE Controller
 El chipset tiene un interfaz IDE PCI que soporta dos canales IDE. Seleccionar PRIMARY para activar sólo el canal primario IDE si se instala una tarjeta controladora para el canal secundario. BOTH activa ambos canales del chipset. NONE desactiva el interfaz y por tanto ambos canales para instalar una tarjeta controladora IDE o PCI en una ranura de expansión.
* Onboard IDE First/Second Channel

* On-Chip IDE First/Second Channel
 El chipset tiene integrado un interfaz IDE que soporta dos canales IDE. Seleccionar ENABLED para activar el primero y/o el segundo canal IDE. Seleccionar DISABLED para desactivar un canal, en caso de instalar una controladora IDE en tarjeta de canal primario y/o secundario
Onboard Parallel Port  Seleccionar una dirección lógica de memoria y una interrupción (IRQ) para el puerto LPT (paralelo).
Onboard PCI SCSI Chip  Seleccionar ENABLED si la placa base tiene una controladora SCSI integrada y va a utilizarse.
Onboard Serial Ports (1/2, A/B)  Seleccionar un nombre, una dirección de memoria y la IRQ correspondiente para el primer y el segundo puerto COM (puerto serie)
Onboard UART 1/2  Ver Onboard Serial Ports
Onboard UART 1/2 Mode  Ver UART 2 Mode. Los modos se aplican al puerto seleccionado
On-Chip Local Bus IDE  El chipset tiene integrado un interfaz IDE avanzado (de bus local) con dos canales IDE. Ya que cada canal soporta dos dispositivos IDE (disco duro, CD-Rom, Backup, etc.), el sistema soporta un total de cuatro dispositivos IDE. Si su sistema tiene dispositivos IDE, la opción debe ser ENABLED. Si se instala una tarjeta controladora IDE, unos o ambos canales deben estar DISABLED
OS Select for DRAM>64MB  Seleccionar OS2 solamente si el sistema operativo instalado en el ordenador es OS/2 y el equipo tiene más de 64 MB de memoria RAM.
P
Page Hit Control  Esta función se utiliza para comprobar la controladora.
Page Mode Read WS  Selecciona la combinación correcta de ciclos de reloj según las especificaciones de la placa base y las especificaciones de la memoria RAM de tipo FPM (Fast Page Mode)
Parallel Port EPP Type  Seleccionar tipo 1.7 o 1.9 para el puerto EPP, de acuerdo con el periférico conectado al puerto paralelo
Parallel Port Mode  Selecciona un modo de funcionamiento para el puerto paralelo de la placa base. Seleccionar NORMAL, COMPATIBLE o SPP a menos que se esté seguro que tanto el software como el hardware soportan uno de los otros modos posibles.
Passive Release  Cuando está ENABLED, los accesos del procesador al bus PCI se pueden realizar durante el PASSIVE RELEASE. Si no, el arbitro sólo acepta otro acceso del bus PCI a memoria RAM. ENABLED mejora las prestaciones.
PCI 2.1 Compliance  Seleccionar ENABLED para soportar compatibilidad con la especificación PCI 2.1
PCI Arbitration Mode  El método por el cual el bus PCI determina qué dispositivo gana el acceso al bus. Normalmente el acceso se da al que primero llega. Cuando se rota la prioridad, cuando un dispositivo accede al bus se le asigna la menor prioridad y los demás dispositivos avanzan en la lista de prioridad.
PCI burst Read/Write WS  Seleccionar el número de ciclos de reloj asignados para una lectura/escritura en ráfagas de un PCI master
PCI Burst Write Combine  Cuando esta opción está ENABLED, el chipset envía largas ráfagas de datos desde los buffers.
PCI CLK  El fabricante de la placa base decide si el reloj PCI está sincronizado con el reloj del procesador o es asíncrono.

 

  • Terminos comunes en la BIOS
Por |enero 22nd, 2010|BIOS|0 Comentarios

Leave A Comment